Час - цикл - пам'ять - велика енциклопедія нафти і газу, стаття, сторінка 1

Час - цикл - пам'ять

Час циклу пам'яті - це найменший інтервал часу, який може мати місце між двома зверненнями до пам'яті. [1]

Швидкодія пам'яті характеризується часом доступу до пам'яті і часом циклу пам'яті. [2]

Часом класифікація за єдиною ознакою, такого, як час циклу пам'яті. може привести до отримання невірної інформації. Розглянемо середню обчислювальну систему, що має основну пам'ять з циклом в дві мікросекунди (2 мкс), яку треба співвіднести з малої обчислювальної системою, що має основну пам'ять з циклом в 1 5 мкс. Та класифікація, яка грунтується тільки на часу циклу пам'яті, віддасть перевагу малому процесору, а не середнього. [3]

При роботі з пам'яттю часто говорять про час доступу до пам'яті і часу циклу пам'яті. Обидва цих параметра є характеристиками швидкодії пам'яті. Вони тісно пов'язані між собою, тобто чим менше час доступу до пам'яті, тим коротше час циклу пам'яті. [4]

Швидкодія ЕОМ може бути оцінений швидкістю виконання команд, часом доступу до пам'яті, часом циклу пам'яті. часом реакції на переривання і іншими складовими параметрами, що враховують логічні можливості системи команд. [5]

Минуло вже більше двадцяти років з тих пір, як був сконструйований перший комп'ютери RISC, проте деякі принципи розробки можна перейняти, з огляду на сучасний стан технологій апаратного забезпечення. Якщо відбувається дуже різка зміна в технологіях (наприклад, новий процес виробництва робить час циклу пам'яті в 10 разів менше, ніж час циклу центрального процесора), змінюються всі умови. Тому розробники завжди повинні враховувати можливі технологічні зміни, які можуть вплинути на баланс між компонентами комп'ютера. [6]

Це означає, що всі процесори системи мають доступ до всієї пам'яті, що і можуть вибирати з неї команди на виконання. У таких системах пов'язані процесори поділяють введення-виведення і інші системні ресурси, а час межпроцессорного взаємодії мало і співвідносно з часом циклу пам'яті. [8]

Це припущення, здається вельми сильним, відноситься до внутрішньосистемним інтерфейсів МВС. Якщо в них передбачена буферизація заявок від різних потоків до окремих модулів пам'яті, то це припущення виявляється абсолютно справедливим, бо час формування та пересилання однієї заявки в буфер в кілька разів (у багатьох системах - на порядок) менше часу циклу пам'яті. протягом якого готуються заявки на обслуговування в наступному такті. [9]

Секція складається з чотирьох модулів пам'яті, об'єднаних між собою загальною системою управління доступом. Кожен модуль пам'яті має власний апаратурний контроль, при спрацьовуванні якого модуль пам'яті може бути виведений з робочої конфігурації. Кожного разу циклу пам'яті близько 1 0 ікс максимальний темп обміну однієї секції пам'яті визначається тактом обміну, який не перевищує 0 25 мкс. Для основної пам'яті використовується програмно-керований механізм захисту інформації з дискретністю до одного слова. [11]

Часом класифікація за єдиною ознакою, такого, як час циклу пам'яті, може привести до отримання невірної інформації. Розглянемо середню обчислювальну систему, що має основну пам'ять з циклом в дві мікросекунди (2 мкс), яку треба співвіднести з малої обчислювальної системою, що має основну пам'ять з циклом в 1 5 мкс. Та класифікація, яка грунтується тільки на часу циклу пам'яті. віддасть перевагу малому процесору, а не середнього. [12]

При роботі з пам'яттю часто говорять про час доступу до пам'яті і часу циклу пам'яті. Обидва цих параметра є характеристиками швидкодії пам'яті. Вони тісно пов'язані між собою, тобто чим менше час доступу до пам'яті, тим коротше час циклу пам'яті. [13]

Ця міні - ЕОМ є малою універсальної цифрової машиною, яка виконує арифметичні і логічні операції, а також операції управління під контролем програми, що зберігається в оперативній пам'яті. У ЕОМ використовуються слова довжиною 8 біт. Час циклу Пам'яті становить 2 ікс. [15]

Сторінки: 1 2

Поділитися посиланням:

Схожі статті